當前位置:
首頁 > 科技 > 如何靈活使用放大器的禁用引腳?

如何靈活使用放大器的禁用引腳?

在物聯網時代,電池供電應用日益興盛。本文將說明我們並非一定要在節省功耗和精度之間進行取捨。

有些運算放大器有禁用引腳,如果使用得當,可以節省高達99%的功耗,同時不影響精度。禁用引腳主要用於靜態工作(待機模式)。在這種模式下,所有IC都切換到低功耗狀態,不需要使用器件來處理信號。這使功耗降低了若干個數量級。

如果運算放大器需要用作ADC的緩衝放大器,如圖1所示,它必須處於工作狀態才能執行其功能。但是,如果通過禁用引腳將放大器切換到關斷模式,仍然可以保持低功耗。通常,只要ADC不需要向其採樣和保持功能塊讀入任何新數值,就可以使用關斷模式。

如何靈活使用放大器的禁用引腳?

圖1. 具有ADC驅動器和基準電壓緩衝器的ADC輸入級的典型原理圖。

實現這個功能最簡單的方法是通過轉換開始命令。在標準ADC中,首先將輸入(採樣保持)電容充電到要測量的值。這部分在信號發送至ADC進行轉換之前完成。然後將輸入電容隔離並連接到轉換器級的輸入端,即轉換開始。隨後轉換完成,並設置已完成信號,具體取決於轉換器類型。現在真正的問題來了:運算放大器何時必須處於工作狀態?放大器必須比轉換開始信號提前工作足夠長的時間,才能確保內部輸入電容取得與待測信號相同的值。時間長短取決於輸入電容的大小、待測電壓的大小以及運算放大器驅動容性負載的速率等因素。

ADC (AD7980)的數據手冊給出串聯400阻抗時,輸入電容值為30pF。 但是,運算放大器可不是那麼簡單。參數表中列出容性負載為15pF,但也有可能更高,參見相應的曲線圖(圖2)。同時需要考慮2.7nF和20時使用低通濾波器的情況。

如何靈活使用放大器的禁用引腳?

圖2. ADA4807的頻率響應。

此曲線圖表明模塊可以驅動足夠高的容性負載。禁用後,放大器需要大約500ns以達到滿量程輸出電平,本例中最大值為5V或4.096V。

為了安全起見,我們假設放大器在轉換開始前750ns開啟。將1kSPS至1MSPS的預估數據進行比較。

1kSPS時,可能節省功耗99.83%(總功耗0.02mW),1MSPS時節省92.41%(總功耗10.75mW)。這只是ADC驅動器節省的功耗;基準電壓緩衝器也可以節省功耗。

本例旨在說明現代器件具備的能力。在最短採樣時間為500ns時,SINAD偏差小於0.5dB。對於驅動器,還需關注速度更快的相關器件並靈活地使用它們。我們只考慮了用作緩衝器的應用(增益=1)。對於反相或其他放大器,功耗節省也會隨具體情況有所不同。需要通過測量來進一步分析。

喜歡這篇文章嗎?立刻分享出去讓更多人知道吧!

本站內容充實豐富,博大精深,小編精選每日熱門資訊,隨時更新,點擊「搶先收到最新資訊」瀏覽吧!


請您繼續閱讀更多來自 EET電子工程專輯 的精彩文章:

本次CPU漏洞不是某一家的鍋,請共同面對
FLEX LOGIX聯合創始人王成誠博士發明的eFPGA互連專利獲美國專利局正式頒發

TAG:EET電子工程專輯 |