當前位置:
首頁 > 最新 > 賽靈思推出全新晶元 採用台積電7納米製程

賽靈思推出全新晶元 採用台積電7納米製程

美商賽靈思昨日發表一款突破性新型產品,名為ACAP(Adaptive Compute Acceleration Platform,自行調適運算加速平台),其功能大幅超越FPGA的極限,將積極搶進資料中心市場,將與英特爾、英偉達的中央處理器(CPU)、繪圖型晶元(GPU)產品直接競爭。

賽靈思強調,ACAP為一個超高整合度的多核心異質運算平台,能針對各種應用與工作負載需求,從硬體層面進行靈活變化。

ACAP能在運行過程中動態調整的自行調適能力,提供CPU與GPU無法比擬的效能和效能功耗比。

在巨量資料與人工智慧正興起的時代,ACAP非常適用於加速廣泛的各種應用,其中包括視訊轉碼、資料庫、資料壓縮、搜尋、人工智慧推論、基因組、機器視覺、運算存儲以及網路加速等。

軟硬體開發人員能針對端點、邊緣及雲端等應用著手開發搭載基於ACAP的產品,代號為「Everest」的產品是首款採用台積電7納米製程技術的ACAP產品系列,預計於今年年底投產,明年正式量產出貨。

賽靈思總裁暨執行長Victor Peng表示,這不僅是顛覆業界的重大技術,更是自發明FPGA以來最重要的工程成就。

此革命性的全新架構是賽靈思擴大市場策略的一部份,將幫助公司朝FPGA以外的領域發展,並突破「僅支援硬體開發者」的局限。

ACAP產品在資料中心與廣大市場的運用,將加速自行調適運算的普及化,進而加快實現智能、聯網、自行調適的世界願景。

在ACAP核心內有個全新世代的FPGA架構,其結合分散式存儲器與硬體可編程DSP模塊、一顆多核心SoC,以及一個或多個軟體可編程且硬體自行調適的運算引擎,上述元件皆透過網路晶元(NoC)串連。

此外,ACAP具高度整合的可編程I/O功能,依據不同元件類型,其功能涵蓋整合的硬體可編程存儲器控制器、先進的串列器技術、具領導地位的邊緣RF-ADC/DAC,到整合的高端頻寬存儲器(HBM)。

軟體開發者能運用包括C/C++、OpenCL及Python等語言,來搭載基於ACAP的系統。此外,ACAP還可運用FPGA工具,從RTL層進行編程。

ACAP歷經4年的研發,其累積投入的研發費用超過十億美元。賽靈思目前有超過1500位軟硬體工程師負責設計「ACAP與Everest」,且相關軟體工具已提供予重要客戶。

以現今最新16納米Virtex VU9P FPGA為基準,「Everest」在執行深度神經網路的運算時,預計將提升高達20倍的效能;而以「Everest」為基礎的5G遠端無線電頭端設備,則將提供比目前最新16納米無線電元件多4倍的頻寬。

屆時,汽車、工業、科學、醫療、航太與國防、測試/測量與模擬、影音與廣播,及消費電子市場等廣泛的應用,都將獲得大幅的效能提升及更高的功率效益。

來源:蘋果日報

喜歡這篇文章嗎?立刻分享出去讓更多人知道吧!

本站內容充實豐富,博大精深,小編精選每日熱門資訊,隨時更新,點擊「搶先收到最新資訊」瀏覽吧!


請您繼續閱讀更多來自 集邦DRAMeXchange 的精彩文章:

對標聯發科Helio P60 高通宣布新推出驍龍700系列

TAG:集邦DRAMeXchange |